1.1设计基本要求
1. 具有24秒计时功能。
2. 设置外部操作开关,控制计时器的直接清零、启动和暂停3. 在直接清零时,要求数码显示器灭灯。4. 计时器为24秒递减时, 计时间隔为1秒。
5. 计时器递减到零时,数码显示器不能灭灯,蜂鸣器要报警、发光二极管亮灯。
1.2 设计任务及目标
1.根据原理图分析各单元电路的功能
2.熟悉电路中所用到的各集成块的管脚及其功能
3.进行电路的装接、调试,直到电路能达到规定的设计要求4.写出完整、详细的课程设计报告
/连续功能。
第二章总体参考方案
2.1 设计原理
24秒计时器的总体参考方案框图如下图所示。它包括秒脉冲发生器、计数器、译码显示电路、报警电路和辅助时序控制电路(简称控制电路)等五个模块组成。其中计数器和控制电路是系统的主要模块。计数器完成而控制电路完成计数器的直接清零、启动计数、暂停的显示与灭灯、定时时间到报警等功能。
24秒计时功能,
/连续计数、译码显示电路
秒脉冲发生器24减计数
器
译码/显示电路
报警电路
外部操作信号控制电路
24S设计总体框图
秒脉冲发生器产生的信号是电路的时钟脉冲和定时标准,
器构成。
但本设计对此
信号要求并不太高,故电路可采用555集成电路或由TTL与非门组成的多谐振荡
译码显示电路由74HC4511和共阴极七段LED显示器组成。报警电路在实
验中可用发光二极管和鸣蜂器代替。
主体电路: 24秒倒计时。24秒计数芯片的置数端清零端共用一个开关,赛开始后,24秒的置数端无效,24秒的倒数计时器的倒数计时器开始进行倒计时,逐秒倒计到零。选取“00”这个状态,通过组合逻辑电路给出截断信号,让该信号与时钟脉冲在与门中将时钟截断,使计时器在计数到零时停住。2.2 设计方案
分析设计任务,计数器和控制电路是系统的主要部分。计数器完成时功能,而控制电路完成计数器的直接清零、启动计数、暂停
24秒计
比
/连续计数、译码
显示电路的显示与灭灯、定时时间到报警等功能。为了满足系统的设计要求,在设计控制电路时,应正确处理各个信号之间的时序关系。在操作直接清零开关时,要求计数器清零,数码显示器灭灯。
当启动开关闭合时,控制电路应封锁时钟信号
CP,同时计数器完成置数功
/
能,译码器显示电路显示“24”字样;当启动开关断开时,计数器开始计数;当暂停/连续开关拨在暂停位置上时,计时器停止计数,处于保持状态;当暂停连续开关拨在连续时,计数器继续递减计数。
第三章单元电路设计
3.1 秒脉冲发生器
因篇幅问题不能全部显示,请点此查看更多更全内容